ALTERA

Commande de profondeur Altera DE2-115

Commande de profondeur Altera DE2-115

Cette instruction vous enseignera les bases de la façon de faire un contrôle de l'ascenseur sur votre planche de Altera DE2-115. Nous allons utiliser Verilog pour implémenter ce contrôle. Cette commande de base prend deux entrées de l'utilisateur via
CPLD Altera Max II Blink conduit

CPLD Altera Max II Blink conduit

Fiche technique-Matériaux :-Leds-Fils1 Led, code verilog est :module ledblink(clk,led) ;clk d'entrée ; sortie conduit ; Reg a conduit ;reg [0:23] cnt ;toujours clk) begin cnt < = cnt + 1' b1 ; conduit < = cnt [23] ;finendmoduleSi vous avez besoin de
Altera Conseil métronome

Altera Conseil métronome

À l'aide de Verilog et le Conseil du projet Altera DE2-115, nous avons créé un métronome avec les caractéristiques suivantes :-L'utilisateur peut sélectionner un tempo entre 60 et 230 pulsations par minute à l'aide de commutateurs de 18 de la Commiss
Tablette de FPGA de4

Tablette de FPGA de4

The DE4 Tablet est une tablette portable, conçu par le laboratoire d'informatique de l'Université de Cambridge.Il utilise une planche Terasic DE4 FPGA avec une Altera Stratix IV FPGA.  C'est un ensemble complet de périphériques sur le DE4, comme une
« Snake » sur un FPGA

« Snake » sur un FPGA

Ce projet a été réalisé pour la classe ECE2220, de l'Université du Manitoba, pour le terme automne 2015. Le board utilisé tout au long de ce projet est une Altera DE2 Cyclone IV. Codage est effectué à Verilog HDL par Quartus II..« Snake » est un jeu
Quadroped Robot - (montage NIOSII)

Quadroped Robot - (montage NIOSII)

d'abord, Merci à mon partenaire dans ce projet ; Yerusha Nuh. Nous devions travailler quelques longues nuits, mais nous l'avons eu fait:)Avant d'entrer dans cette instructable, un mot d'avertissement. La partie de construction lego de cette instructa
Obstacle Avoidance jeu

Obstacle Avoidance jeu

Pour cette mission nous avons donnés un Conseil un Cyclone IV E FPGA Altera DE2-115 et dit de créer un projet qui utilise le matériel de la Commission et le langage Verilog HDL que nous avons appris en classe. Nous avons pensé qu'il serait intéressan