Étape 16 : Vérifier le Circuit dans le simulateur - étape 7
Terminer le module avec un « endmodule ».
Le module fini devrait ressembler à ceci :
« calendrier 1ns / 1ps
module majority_of_five_test_fixture ;
Entrées
reg [4:0] s.-o.
Sorties
fil a conduit ;
Instancier l’unité sous Test (use)
(use) majorityof5
.SW(SW),
.LED(LED)
);
Déclarer la variable d’index de boucle
entier naturel k ;
Appliquer des stimuli d’entrée
initiales
commencer
SW = 0 ;
pour (k = 0; k < 32; k = k + 1)
#20 sw = k ;
#20 $finish ;
fin
endmodule