Étape 16 : Construction
Le second schéma est la logique de contrôle pour la fin de l’exploitation de l’ordinateur. Les contrôles sont conçus pour que la bascule peut être une entrée pour l’ordinateur. RS_NOR verrous sont placés devant les interrupteurs à bascule à debounce eux. Interrupteurs à bascule ont souvent des connexions sales qui peuvent rebondir d’un sur un état d’arrêt et de fournir des impulsions plus que ce que vous voulez. Ajout d’un flip-flop à la sortie d’une bascule élimine les impulsions supplémentaires. Ce serait extrêmement utile lorsque vous utilisez l’option horloge manuelle. Vous ne voulez pas appuyer sur l’interrupteur et ouvrir 8 impulsions d’horloge. Le bouton de lecture/écriture écrit l’octet d’entrée actif à l’adresse mémoire. En modifiant l’entrée de mot de commande par défaut de RAM à deux bits faible, RO et RI, initiant une écriture cycle. Les changements de commutateur run/programme quelle entrée est activée sur l’adresse de mémoire multiplexeur. La bascule JK flop après le 555 signifie que lorsque l’ordinateur est exécuté, il ne démarre pas au milieu d’une impulsion d’horloge. Un faible signal HLT s’arrête l’horloge de passer sur l’horloge manuelle ou 555. Et enfin, le commutateur run/clear est relié à toutes les broches clairs sur l’ordinateur, telles que celles sur les registres et les compteurs.