Ce projet et son tutoriel ont été effectuées dans le cadre de notre projet finale CPE 133 à Cal Poly San Luis Obispo. Notre objectif était de créer un jeu de logique complet en VHDL en utilisant une carte FPGA 3 Nexys et une composante hors Commission. Au lieu d’un jeu plus classique, nous avons conçu un clavier photosensible à synthétiser une gamme de sons pour les utilisateurs à jouer. Ayant un réels « clavier » issu des photo-résistances, c’est ce qui fait notre projet une expérience d’apprentissage unique et passionnante. Le « jeu », nous avons fait permet aux utilisateurs de jouer avec quelque chose de fun sans aucune condition de gagnant ou de la fin du jeu.
Matériaux :
· Une carte FPGA (nous avons utilisé un 3 Nexys) et tous ses accouterments
· 16 photo-résistances (pour 16 les différentes notes)
· 16 résistances de forte valeur (pour éviter les bruits dans le circuit)
· un haut-parleur compatible
· 38 fils
· 2 Montage expérimental ou un assez grand pour monter les pièces du circuit
· Logiciel de Xilinx