Conception logique

Portes logiques numériques (partie 2)

Portes logiques numériques (partie 2)

Il s'agit de la deuxième partie des portes de logique numérique, la première partie est ici : Digital Logic Gates (partie 1).Dans ce instructable, nous allons couvrir les principes fondamentaux des portes suivantes : NAND, NOR, XOR. En outre, nous al
NON, les portes de AND, OR à l’aide de portes NAND

NON, les portes de AND, OR à l’aide de portes NAND

Dans ce instructable, nous allons construire ne pas, gates AND, OR, à l'aide de portes NAND seulement. Dans les prochaines étapes, nous entrerons dans l'algèbre de Boole et nous tirerons les configurations axée sur la NAND pour les portes désirées.NA
Portes logiques numériques (partie 1)

Portes logiques numériques (partie 1)

Dans ce instructable, nous entrerons dans IC puces et portes logiques numériques simples.Il s'agit de mon premier instructable ; tout commentaire est très apprécié et s'il vous plaît n'hésitez pas à m'envoyer un message avec n'importe quelle question
Obtenir commencé avec Xilinx Vivado w / Digilent Nexys 4 FPGA 1 - construire des entrées multiples et logique porte

Obtenir commencé avec Xilinx Vivado w / Digilent Nexys 4 FPGA 1 - construire des entrées multiples et logique porte

Je fais cela instructable car il ressemble à là n'est pas simple pour commencer le tutoriel pour apprendre aux gens à utiliser le dernier outil Xilinx Vivado CAD. Donc, je veux utiliser le simple que porte de multiples entrées conception marcher par