il y a deux lignes, appelées
familles logiques, analogiques de l’IC et alors qu’ils peuvent généralement être interopérables "sur étagère", ils fonctionnent mieux avec ICs de la même famille et parfois des familles mixtes logique IC peut exiger une traduction de tension pour faire fonctionner correctement. Souvent, cependant, nos conceptions ont devrez intermix familles une logique différente. Toujours, ce n’est pas un problème quand il n’y a pas de dépendance inhérente sur signalisation entre la logique de l’IC, et parfois même de signalisation entre eux ne posera un problème. Toutefois, dans certains cas, comme lorsque la signalisation entre un
CMOS IC et un
IC de TTL, il peut être un problème parce que chaque famille logique définit la plage valide de tension qui composent un LOW haut et valide valide et les familles de la logique ne s’entendent sur la plage.
Cette volonté instructable expliquer brièvement les deux familles de logique d’IC, vous serez très probablement rencontrer et utiliser dans vos circuits et comment faire en sorte que la haute ou basse de sortie de l’autre est traduit et interprété correctement entre un TTL et CMOS appareil. Ce processus est appelé niveau de tension de décalage et fait l’objet de cette instructable.
Tourner la page et de lire sur les deux familles de logique que vous avez probablement déjà implémentée dans vos créations.